你的浏览器版本过低,可能导致网站不能正常访问!
为了你能正常使用网站功能,请使用这些浏览器。

基于STMCU的BlueNRG-X 原理图参数说明

[复制链接]
STMCU小助手 发布时间:2023-3-16 17:28
1. 前言 为了让客户在原理图设计阶段少走弯路,我这里结合客户评估和设计阶段常遇到的问题,整理了一下 BlueNRG-1/-2 相关设计及注意事项以备客户解惑用。


2. BlueNRG-1/-2 的原理图参数说明及设计注意事项
2.1. BlueNRG-1/-2 原理图及参数如下:

TA7R37FD6YL~VBT~R]5S247.png

R_[DCN{K2``I}9FZMX)95.png

74RQ}NCW`4BH6AENBRWB_0K.png

2.2. 原理图设计注意事项:
1. C4 的取值只能是 150nf 或者 220nf,否则会影响系统的稳定。
2. 设计成 SMPS ON 的是时候,D1 中的 pin1 和 pin2 之间焊接一颗电感,该电感的具体要求如下:标称值为 10 uH 或 4.7 uH ,但 DCR 务必小于 1ohm 且额定电流必须大于 100 mA。
3. RXD/TXD 必须接到 DIO11 和 DIO08 pin,否则后续将无法使用 RF Flash utility 工具和 BlueNRG GUI 工具。
4. 这里的 L1=2nH,L5=3.9nH 建议保留,这有助于抑制最后通道的杂散并减少晶体和RF 信号间的相互影响。
5. 建议预留 ANATEST0 pin 和 ANATEST1 pin 的测试点,以便后续测试高速晶体的启振时间。
6. DIO7 建议通过 100kohm 电阻接地并预留测试点:为强制执行 updater 代码(参见预先编程的引导加载程序),建议将 IO7 引脚拉高并硬件复位设备。


3. BlueNRG-LP/LPS 的原理图参数说明及设计注意事项
3.1. BlueNRG-LP 原理图及参数如下:

_8~$A(TB1T[~E@(WB6OOQ$O.png

SG4$%ML1$U~K]]XZX3)Y)UD.png

3.2. BlueNRG-LPS 原理图及参数说明如下:

YRIXPZTRG%~B{}(]P0EZD~0.png

6MT~88PC1ADWVWDEC({J2GQ.png

3.3. 原理图设计注意事项:
1. CAP 的取值只能是 150nf 或者 220nf,否则会影响系统的稳定。
2. 设计成 SMPS ON 的是时候,D1 中的 pin1 和 pin2 之间焊接一颗电感,该电感的具体要求如下:标称值为 10 uH 或 2.2 uH 或 1.5uH,但 DCR 务必小于 1ohm 且额定电流必须大于 100 mA。


Q2F}Q~B1FFXR]7J5{3B0972.png


3. 对于 BlueNRG-LP 芯片 RXD/TXD 必须接到 PA8 和 PA9 pin,而对于 BlueNRGLPS 芯片 RXD/TXD 必须接到 PB0 和 PA1 pin。否则,后续将无法使用 RF Flash utility 工具和 BlueNRG GUI 工具。
4. 实际应用中 Q1(32KHZ 晶体)可以省略,Q2(32MHZ 晶体)需符合 Fnom=32Mhz,fTOL建议选择±20ppm, PD 不要超过 100uW,CL 选用 6~8pf 的。
5. 建议预留 VCAP 和 PB6 pin 的测试点,以便后续测试高速晶体的启振时间。
6. PA10 建议预留测试点。


4. 小结
为方便客户、代理 FAE 更好地理解 DEMO 板的原理图,以便客户项目顺利进行, 以及方便后续的测试和调试,这里特意分享以上章节针对不同 DEMO 板的原理图和设计事项做了说明。


完整版请查看:附件 BlueNRG-X原理图参数说明_v1.0.pdf (583.26 KB, 下载次数: 3)
收藏 评论0 发布时间:2023-3-16 17:28

举报

0个回答

所属标签

相似分享

官网相关资源

关于
我们是谁
投资者关系
意法半导体可持续发展举措
创新与技术
意法半导体官网
联系我们
联系ST分支机构
寻找销售人员和分销渠道
社区
媒体中心
活动与培训
隐私策略
隐私策略
Cookies管理
行使您的权利
官方最新发布
STM32N6 AI生态系统
STM32MCU,MPU高性能GUI
ST ACEPACK电源模块
意法半导体生物传感器
STM32Cube扩展软件包
关注我们
st-img 微信公众号
st-img 手机版