您好! 我在使用STM32G474RE时,出现“异常”现象 。STM32CubeMx上面的例程:TIM——CascadeSynchro.ioc 。这个例程里面T3对T2做了分频处理。T2的预分频数为256(255+1);T3的预分频数为4(3+1). 此时T3的输出频率只有T2的1/4; 如果把T2,T3的时钟源全部更改为内部时钟。按照常规理解,T3被T2触发,但是T2,T3的时钟都是内部时钟,这个时候T3的频率应该为T2的64倍(256/4) ;但是实际依旧为T2的1/4 ; 只有将Slavemode 更改为Triger或Triger+Reset ,才能输出我们期望的频率(T3为T2的64倍)。请告知为什么?即在Gate或Gate+Reset时时钟不是内部时钟。 我的联系方式:13817335946(手机+微信),zxd96424134@126.com |
LL库变成黑色,不能用,怎么回事
按照文档标注ADC最高输入时钟为60兆, 将主频配置为120(原来是170M),AD再进行1分频/2分频/4分频,对应的转换位数12位,采样周期2.5,对应的频
关于stm32g431串口与FDCAN数据不同同时处理问题
STM32G431的CAN控制器在收发器开路后,程序发送数据后,TX高电平。RX低电平。
在使用FDCAN控制器发送字节有问题
修改stm32f407 tim14的ccr1,但是占空比不变?
修改stm32f407 tim14的ccr1,但是占空比不变
keil无法对G474CBTx扇区擦除烧录较大程序是什么原因?
CubeAI生产keil代码时出现报错。这个ai_platform.h文件在什么地方?
关于CUBEMX死区模式使用?
The TIM2 counter clock is 170 MHz.
The Master Timer TIM2 is running at:
TIM2 frequency = TIM2 counter clock / (TIM2_Period + 1) = 665.5 KHz and
a the duty cycle equal to: TIM2_CCR1/(TIM2_ARR + 1) = 25%
The TIM3 is running at:
(TIM2 frequency)/ (TIM3 period +1) = 166.6 KHz and
a duty cycle equal to TIM3_CCR1/(TIM3_ARR + 1) = 25%
The TIM4 is running at:
(TIM3 frequency)/ (TIM4 period +1) = 41.65 KHz and
a duty cycle equal to TIM4_CCR1/(TIM4_ARR + 1) = 25%