你的浏览器版本过低,可能导致网站不能正常访问!
为了你能正常使用网站功能,请使用这些浏览器。

关于STM32G474RE-定时器slave模式,内部时钟,Gate+Reser模式异常问题

[复制链接]
zxd121 提问时间:2021-5-12 17:51 / 未解决
您好!
我在使用STM32G474RE时,出现“异常”现象  。STM32CubeMx上面的例程:TIM——CascadeSynchro.ioc 。这个例程里面T3对T2做了分频处理。T2的预分频数为256(255+1);T3的预分频数为4(3+1). 此时T3的输出频率只有T2的1/4; 如果把T2,T3的时钟源全部更改为内部时钟。按照常规理解,T3被T2触发,但是T2,T3的时钟都是内部时钟,这个时候T3的频率应该为T2的64倍(256/4) ;但是实际依旧为T2的1/4 ; 只有将Slavemode 更改为Triger或Triger+Reset ,才能输出我们期望的频率(T3为T2的64倍)。请告知为什么?即在Gate或Gate+Reset时时钟不是内部时钟。

我的联系方式:13817335946(手机+微信),zxd96424134@126.com
收藏 评论1 发布时间:2021-5-12 17:51

举报

1个回答
butterflyspring 回答时间:2021-5-13 16:50:46
级联触发是有触发事件来启动下一定时器开始工作。所以分频是要前面的定时器产生了输出触发信号,下一个定时器才开始工作,所以例程和你的结果是没有问题的。

The TIM2 counter clock is 170 MHz.

  The Master Timer TIM2 is running at:
  TIM2 frequency = TIM2 counter clock / (TIM2_Period + 1) = 665.5 KHz and
  a the duty cycle equal to: TIM2_CCR1/(TIM2_ARR + 1) = 25%

  The TIM3 is running at:
  (TIM2 frequency)/ (TIM3 period +1) = 166.6 KHz and
  a duty cycle equal to TIM3_CCR1/(TIM3_ARR + 1) = 25%

  The TIM4 is running at:
  (TIM3 frequency)/ (TIM4 period +1) = 41.65 KHz and
  a duty cycle equal to TIM4_CCR1/(TIM4_ARR + 1) = 25%


关于意法半导体
我们是谁
投资者关系
意法半导体可持续发展举措
创新和工艺
招聘信息
联系我们
联系ST分支机构
寻找销售人员和分销渠道
社区
媒体中心
活动与培训
隐私策略
隐私策略
Cookies管理
行使您的权利
关注我们
st-img 微信公众号
st-img 手机版