你的浏览器版本过低,可能导致网站不能正常访问!
为了你能正常使用网站功能,请使用这些浏览器。

stm32f4 fsmc sram时序计算

[复制链接]
梅子-395796 提问时间:2013-9-26 14:56 /
((ADDSET + 1) + (DATAST + 1)) × HCLK = max (tWC, tRC)
DATAST × HCLK = tWP
DATAST必须满足:
DATAST = (tAVQV + tsu(Data_NE) + tv(A_NE))/HCLK – ADDSET – 4

ST的AN2784文档里面计算的公式。不知道DATAST这个是如何得来的?和IS61LV51216的时序完全对不上。
并且tsu(Data_NE) tv(A_NE)等都不知道是什么东西,sram的手册上面没有?



收藏 评论3 发布时间:2013-9-26 14:56

举报

3个回答
dzc2001 回答时间:2013-9-26 16:30:16

RE:stm32f4 fsmc sram时序计算

这个,你还是别用自己算得了。这个毕竟受影响比较大
给你个建议
1.找个逻辑分析仪对应着调试
2.你去网上找开发板的代码,把这一部分抄过来。
fengye5340 回答时间:2013-9-27 09:40:57

RE:stm32f4 fsmc sram时序计算

DATAST 是第二个存储时钟相位,这个可以看STM32F4参考手册关于FSMC SRRM里面的描述。这个部分还是挺复杂的,需要多看几篇
回答时间:2013-9-27 16:06:34

RE:stm32f4 fsmc sram时序计算

大哥 看stm32F4的datesheet sram章节,介绍的比较详细的

所属标签

相似问题

关于
我们是谁
投资者关系
意法半导体可持续发展举措
创新与技术
意法半导体官网
联系我们
联系ST分支机构
寻找销售人员和分销渠道
社区
媒体中心
活动与培训
隐私策略
隐私策略
Cookies管理
行使您的权利
官方最新发布
STM32N6 AI生态系统
STM32MCU,MPU高性能GUI
ST ACEPACK电源模块
意法半导体生物传感器
STM32Cube扩展软件包
关注我们
st-img 微信公众号
st-img 手机版