你的浏览器版本过低,可能导致网站不能正常访问!
为了你能正常使用网站功能,请使用这些浏览器。

系统时钟和EMC性能

[复制链接]
py 提问时间:2016-2-22 10:17 /
在进行静电测试时,发现STM32的系统时钟配置为SYSCLK_FREQ_HSE就不能通过实验。而使用其他系统时钟配置都可以。00110 /* #define SYSCLK_FREQ_HSE    HSE_VALUE */00111 /* #define SYSCLK_FREQ_24MHz  24000000 */ 00112 /* #define SYSCLK_FREQ_36MHz  36000000 */00113 /* #define SYSCLK_FREQ_48MHz  48000000 */00114 /* #define SYSCLK_FREQ_56MHz  56000000 */00115 #define SYSCLK_FREQ_72MHz  72000000对比了代码的不同之处,SYSCLK_FREQ_HSE选择HSE,而其他方式选择PLLCLK。而在system_stm32f10x.c void SetSysClockToHSE(void) 程序下加入了PLL/2*2,启动了PLL就可以通过测试了。
收藏 评论2 发布时间:2016-2-22 10:17

举报

2个回答
沐紫 回答时间:2016-2-22 10:24:21
谢谢楼主
sfee2002 回答时间:2016-2-23 09:31:24
没测试过

所属标签

相似问题

关于意法半导体
我们是谁
投资者关系
意法半导体可持续发展举措
创新和工艺
招聘信息
联系我们
联系ST分支机构
寻找销售人员和分销渠道
社区
媒体中心
活动与培训
隐私策略
隐私策略
Cookies管理
行使您的权利
关注我们
st-img 微信公众号
st-img 手机版