本帖最后由 genny-96991 于 2017-9-9 23:34 编辑 帮朋友做一个2通道的信号发生器,要求频率达到1MHz,MCU采用F103,cPU频率72M,目前单通道用查询的方法实现了脉冲宽度和脉冲间隔500ns的设计,但是双通道输出时,由于第2通道相对第1 通道要求有死区控制,采用查询方式只能做到脉冲度宽和脉冲间隔2us;请各位大侠指点MCU选型是否合适,程序设计方法上有无可优化的方案,在此多谢了。 备注:1)目前输出采用定时器比较输出翻转的方式,查询标志后刷新定时器周期的方法; 2)单通道程序编译器优化后可以达到宽度和间隔500ns; 3)双通道输出时由于要查询两个标志位和刷新两个定时器,脉冲度宽和脉冲间隔最快只能到2us; 4)不采用中断是怕延时会更久,入栈出栈等; 5)脉冲输出个数可设,最多30个脉冲; |