你的浏览器版本过低,可能导致网站不能正常访问!
为了你能正常使用网站功能,请使用这些浏览器。
chrome
firefox
safari
ie8及以上
ST
意法半导体官网
STM32
中文官网
ST
全球论坛
登录/注册
首页
技术问答
话题
资源
创客秀
视频
标签
积分商城
每日签到
STM32 F7cache一致性问题求教。
[复制链接]
西祠响马
提问时间:2019-6-28 17:58 /
问答
是否解决:
大家好,我正在使用STM32
F756。
用到DMA读取数据,但是core不能获取实时数据,由于有cache一致性问题。有人说可以通过MPU把一块ram设置成uncachable,DMA读的数据放到这片RAM。
问题:1.MPU如何设置一片ram为uncachable?
2.如何把指定的结构体数据(DMA读回的FPGA数据),指定到一片RAM中(uncachable的ram)?
感谢高手们不吝赐教。
赞
0
收藏
0
评论
2
分享
发布时间:2019-6-28 17:58
举报
请先
登录
后回复
2个回答
西祠响马
回答时间:2019-7-1 11:40:53
a0a.1 32b0c
顶下帖子,让更多人看下。
赞
0
评论
回复
支持
反对
xiaoxiao0932
回答时间:2019-8-20 16:00:22
a0a.1 32b0c
//为了解决与cache一致性问题,将数据定义在IRAM2中,即u8 TEXT_FOR_RECE[10]__attribute__((at(0x20000000)));
//但是keil的设置中不能勾选IRAM2
用这个方法可以正常DMA搬运数据,但是不知道运行效率如何,是否有什么弊端?
赞
0
评论
回复
支持
反对
所属标签
相似问题
关于
意法半导体
我们是谁
投资者关系
意法半导体可持续发展举措
创新与技术
意法半导体官网
联系我们
联系ST分支机构
寻找销售人员和分销渠道
社区
媒体中心
活动与培训
隐私策略
隐私策略
Cookies管理
行使您的权利
官方最新发布
STM32N6 AI生态系统
STM32MCU,MPU高性能GUI
ST ACEPACK电源模块
意法半导体生物传感器
STM32Cube扩展软件包
关注我们
微信公众号
手机版
快速回复
返回顶部
返回列表
//为了解决与cache一致性问题,将数据定义在IRAM2中,即u8 TEXT_FOR_RECE[10]__attribute__((at(0x20000000)));
//但是keil的设置中不能勾选IRAM2
用这个方法可以正常DMA搬运数据,但是不知道运行效率如何,是否有什么弊端?