stm32f429单片机,使用FMC操作并行总线。其中地址总线上主设备为f429,从设备为一个fpga和两个存储器,地址总线经5.1K电阻上拉。 经示波器测试,观察到下面的异常现象: 当读控制信号上升沿后,地址线的电平立刻被拉低到0V;再观察数据总线,在读控制信号上升沿后,数据总线立刻就被释放成高阻状态; 我的问题是:正常情况下,读控制信号上升沿后,地址总线要么继续保持之前的电平,要么像数据总线那样进入高阻状态,而不应该是被拉低成低电平(0V)。 这个异常现象会是什么原因导致的?是不是FMC设置导致的?望指教,谢谢! |
望高手指教 |
望高手指点一下 |
最好能贴一下这部分的电路图 |
从手册上看FSMC是应用于几种外部存贮器,并非简单的并行口,因此还需要具体信息 |