你的浏览器版本过低,可能导致网站不能正常访问!
为了你能正常使用网站功能,请使用这些浏览器。

【1.13签到】每日问答——CMOS电平和TTL电平区别    关闭

[复制链接]
苏柚 提问时间:2016-1-13 08:41 /
阅读主题, 点击返回1楼
收藏 评论120 发布时间:2016-1-13 08:41
120个回答
shuishou 回答时间:2016-1-13 16:16:37
TTL高电平3.6~5V,低电平0V~2.4V
CMOS电平Vcc可达到12V
CMOS电路输出高电平约为0.9Vcc,而输出低电平约为
0.1Vcc。
CMOS电路不使用的输入端不能悬空,会造成逻辑混乱。
TTL电路不使用的输入端悬空为高电平
另外,CMOS集成电路电源电压可以在较大范围内变化,因而对电源的要求不像TTL集成电路那样严格。
用TTL电平他们就可以兼容
qiu-368230 回答时间:2016-1-13 16:30:15
签到                  
hbzjt2012 回答时间:2016-1-13 16:58:28
签到                        
ccl123 回答时间:2016-1-13 16:59:00
...........
大天津 回答时间:2016-1-13 17:00:27
TTL电平0与+5V代表低电平和高电平, 而 CMOS的高电平最大可以达到+18V; CMOS称为互补型场效应器件具有功耗低,抗干扰性能好的优点,由于其输入阻抗高应防止被误击穿。
gpeng724 回答时间:2016-1-13 17:45:43
签到签到
eyesee 回答时间:2016-1-13 17:54:26
TTL:Transistor-Transistor Logic 三极管逻辑。 Vcc:5V;
VOH>=2.4V;VOL<=0.5V;
VIH>=2V;VIL<=0.8V。
CMOS:Complementary Metal Oxide Semiconductor   PMOS+NMOS。 Vcc:5V;
VOH>=4.45V;VOL<=0.5V;      
VIH>=3.5V;VIL<=1.5V。
馕边子 回答时间:2016-1-13 18:20:59
复习功课
TTL高电平3.6~5V,低电平0V~2.4V
CMOS电平Vcc可达到12V
CMOS电路输出高电平约为0.9Vcc,而输出低电平约为
0.1Vcc。
CMOS电路不使用的输入端不能悬空,会造成逻辑混乱。
TTL电路不使用的输入端悬空为高电平
另外,CMOS集成电路电源电压可以在较大范围内变化,因而对电源的要求不像TTL集成电路那样严格。
用TTL电平他们就可以兼容
112207301219 回答时间:2016-1-13 18:44:46
Google     
chifen 回答时间:2016-1-13 18:59:45
TTL采用三级管, CMOS电平采用 CMOS管
随风飘扬 回答时间:2016-1-13 19:04:37
好像是驱动力不一样吧,记不太清了
limale 回答时间:2016-1-13 19:22:13
大家都回答的很全面。
haifeng-388081 回答时间:2016-1-13 19:32:05
TTL采用三级管, CMOS电平采用 CMOS管
sacq12 回答时间:2016-1-13 19:37:00
1.13签到
cos12a-21701 回答时间:2016-1-13 19:53:25
学习学习。

所属标签

相似问题

关于
我们是谁
投资者关系
意法半导体可持续发展举措
创新与技术
意法半导体官网
联系我们
联系ST分支机构
寻找销售人员和分销渠道
社区
媒体中心
活动与培训
隐私策略
隐私策略
Cookies管理
行使您的权利
官方最新发布
STM32Cube扩展软件包
意法半导体边缘AI套件
ST - 理想汽车豪华SUV案例
ST意法半导体智能家居案例
STM32 ARM Cortex 32位微控制器
关注我们
st-img 微信公众号
st-img 手机版