你的浏览器版本过低,可能导致网站不能正常访问!
为了你能正常使用网站功能,请使用这些浏览器。

STM32除IO脚的其他引脚功能说明

[复制链接]
y369369 发布时间:2021-4-22 15:05
STM32除IO脚的其他引脚功能说明

- x, ~: R; b% l5 f# X$ E
一、二糖有话说
很多时候我们做stm32硬件设计的时候都是直接用以前的工程将最小系统直接复制过来使用,只需要修改IO脚就好,但是为什么要这么设计却一知半解,今天去了解一下除IO口外其他引脚的功能作用。包括(VBAT, VDD, VSS, VDDA, VSSA, VREF+, VREF-,BYPASS_REG,VCAP, PDR_ON, BOOT0, BOOT1, NRST)。

  r* v8 g, A* _% S( B( B2 y" i- P, z
二、详细介绍
VBAT:备份区供电电压,1.65V≤VBAT≤3.6V。
2.1.png
0 ]; g) m0 k9 h& |) }
此引脚主要为以下模块供电:
1.      RTC实时时钟
2.      外部低速时钟振荡器
3.      备份寄存器和备份SRAM

4 N- [( ~$ l0 \  o6 j% x4 y
为了在VDD断电后(系统断电,设备断电等)保留备份寄存器的内容,可以将VBAT引脚连接到电池或其他备选电源。(我们一般接在超级电容或者电池上)。

6 ?9 T5 @9 G' B8 |! x. V" v2 V
VBAT电源的开关由复位模块中内置的掉电复位(PDR)电路进行控制,如下图,在参考手册中可查到。此处有个很关键的问题,等下在PDR_ON引脚处说明。

  W. n& _0 Q  D( a1 G9 T
2.2.png

+ C3 U4 W- |  \$ s! \
若应用中没有使用外部电池,建议将VBAT外部连接至VDD。

9 t3 ^2 Y0 E: @/ V8 Y! E
VDD:VDD是指芯片的工作电压,查看数据手册,典型值为3.3V,最小值1.7V,最大值3.6V。
2.3.png

' T2 n' e# h5 g* A& G# @2 n/ R
VSS:除特殊说明所有电压都参考VSS,即以VSS为参考地(接电源地)。
2.4.png
1 R1 t# g+ O1 N' R6 |& s
VDDA:独立A/D转换器电源,模拟电路电源。如图所示,VDDA电位要与VDD电位相同,当采样率小于每秒一百二十万次时,1.7V≤VDDA≤2.4V,当采样率超过每秒一百二十万次时,2.4V≤VDDA≤3.6V。
7 G+ ^3 U* C( e$ n/ u; \9 Q
2.5.png

. Z% Z, O' X9 K0 Y: L) C7 e, i  {8 \
如图所示,官方推荐VDD和VDDA使用同一电源供电,所以我们一般将VDDA通过磁珠连接到VDD引脚上。
  J* Y$ Z- ?5 @9 o4 D$ p5 ^" X
2.6.png
5 S5 L% u2 _( X' \# ~. v
VSSA:与VDDA对应,此引脚与VSS连接即可。

+ v+ d. c: F1 v& z/ N% o- B
注意:每对VDD/VSS,VDDA/VSSA一定要接滤波电容,并且要靠近芯片引脚放置。

1 h4 J* \/ e8 _7 p" b
2.7.png

% F# @& C1 \" i% a
VREF+/VREF-:为模拟参考电压,1.8V≤VREF+≤VDDA。此组引脚在100个以上引脚的封装上才会有。

1 K5 l/ M1 o/ R) t. j
2.8.png
4 n- v4 {; U& Y3 K* U) Z
VREF+,VREF-分别在芯片内部连接到VDDA和VSSA。

9 Z$ N- d) `! S2 f% a* H
2.9.png

- D, ~) b5 c) [5 C% m
由于系统电压会波动,而我们有些功能对ADC采集精度的要求较高,则会专门设计参考电源电路。如果对精度要求没那么高,VREF+直接接到VDDA上就好。
( g: `# l/ U7 q4 r' C
BYPASS_REG:在有此引脚的封装上,此引脚接地可启用内部稳压调节器,没有引出此脚的芯片,内部默认启动稳压调节器。
( d: n: z8 F( R3 i- |
10.png

0 v* ]3 T6 C- [3 E
关于内部稳压调节器,当启用时,可通过软件配置三种电源模式
1.      运行模式
2.      睡眠模式
3.      停止模式

1 x# h9 m  o3 u8 B( }  r9 K7 X9 k
VCAP:有的封装没有此引脚,有的只有一个,还有的有两个。
; N+ T2 _2 J, Y0 @0 {1 f
2.11.png
! O( g9 ]' |1 W, R$ H
如果芯片内部稳压调节器启用,VCAP引脚外部需要接电容(典型值2.2uF)到地,目的是为了使内部稳压调节器更稳定。
) H6 W( o" M) H0 }8 c7 c
如果此芯片支持关闭稳内部稳压调节器并且将其关闭,那么VCAP引脚接100nF退耦电容到地。

& i7 @; S& Y/ c, _( r  ~  Q
2.12.png

: f! Z( R. V7 I4 D5 B' |
PDR_ON:在有此引脚的封装上,通过将此引脚接到高电平来启用电源监视器,没有此引脚的封装,芯片内部默认启用电源监视器。

. U7 x2 I% z# N' p
2.13.png

: s* M, ?( I$ k
这是什么意思,经过我的分析,PDR是掉电复位的意思,那么PDR_ON引脚主要是控制开启关闭内部上电/掉电复位的。如果关闭了内部上电/掉电复位,则应该接一个外部电源监视器。
7 T. A) O2 A6 _3 o
2.14.png

+ C6 m9 C7 Y6 ?/ \" _+ Q
内部复位关闭以后会影响到如下功能:
1.      内部的上电/掉电复位失能。
2.      欠压复位(BOR)电路必须禁用。
3.      嵌入式可编程电压检测(PVD)功能失能。
4.      VBAT功能不再可用,并且VBAT要接到VDD引脚。
7 D' C9 n0 e& P. V
2.15.png
) @6 I* \& |, \# E  y
在上边介绍VBAT引脚的时候说有一个很关键的问题,在此说明一下,如果PDR_ON引脚接地了,那么内部掉电复位功能禁用,而内部掉电复位电路控制着切换VBAT电源,所以PDR_ON引脚接地,会导致VBAT功能不再可用。

  a4 [5 r9 {, q
关于BYPASS_REG和PDR_ON引脚总结:

  [: m2 |+ F' h* ]
2.16.png
3 p/ f% S0 |3 U  L
BOOT0/BOOT1:主要是配置启动模式。

, i% X" P' ~5 _
2.17.png
% t5 v8 h  {5 L0 L. R& R  q
三种启动模式说明:
MainFlash memory:程序从flash引导启动。
Systemmemory:ST出厂的boot引导程序存放位置。
EmbeddedSRAM:从SRAM引导启动程序。
4 h2 D$ q% Q8 K
我们一般会把自己boot程序写到flash中,所以设计电路时只将BOOT0接地就可以了。而BOOT1可以当作普通IO口使用。
NRST:芯片复位引脚,我们一般会用RC上电复位,为了保证系统稳定性我们也会使用专门的复位芯片。

% L: M8 O; Y9 j2 {
2.18.png
9 C: K, K" Q# Z+ c; @4 `$ @
设计外围电路时主要需考虑上电复位时间,从而选用合适的RC值。如图所示,至少要保持1.5ms到3ms的复位时间。

& v/ y$ V: d. |3 n
2.19.png

  @, O+ T  u1 c3 K' k
我们一般会使用10K电阻配一个10uF电容。粗略计算,复位时间t=RC=10K*10uF=0.1s。100ms远大于3ms。
, x- n2 n9 n+ p5 g* h' R" Z: v
参考来源:
1.      《stm32数据手册》
2.      《stm32参考手册》
3.      《AN4488_STM32F4xx MCU硬件开发入门》
/ N. L' v3 q6 [! h, k1 t! ]
文章出处: 麦芽二糖
* l" P8 ]9 t1 F& ]
/ v6 ?! F  z7 S$ K# Y! @
收藏 1 评论0 发布时间:2021-4-22 15:05

举报

0个回答

所属标签

相似分享

关于意法半导体
我们是谁
投资者关系
意法半导体可持续发展举措
创新和工艺
招聘信息
联系我们
联系ST分支机构
寻找销售人员和分销渠道
社区
媒体中心
活动与培训
隐私策略
隐私策略
Cookies管理
行使您的权利
关注我们
st-img 微信公众号
st-img 手机版