你的浏览器版本过低,可能导致网站不能正常访问!
为了你能正常使用网站功能,请使用这些浏览器。

如何降低高频电路中的耦合

[复制链接]
ruinin 提问时间:2010-8-14 19:23 /
我自已做了一个接近300Mhz的晶振,选用了CPLD(EPM240T100C3做为处理器,最大的速度可跑到304Mhz),然后做了一个以丙类放大器为基础的功率放大器。当处理器没有把数据向丙类放大器传输时,整个模块的运作还是相当稳定的(我用示波器测试过,整个模块没有什么干扰波)。但是当处理器向丙类放大器传输数据时,整个模块都会有干扰波,像电源,地和晶振都受到了干扰(用示波器测试了)。我想可能有两方面的原因,一个是丙类放大器发送信号时产生的无线波而造成的干扰。一个是丙类放大器内部电路所产生的自反馈而产生的干扰。所以我想问一下如何降低这些干扰呢,或是提高这些模块的抗干扰性。谢谢.
收藏 评论0 发布时间:2010-8-14 19:23

举报

0个回答

所属标签

相似问题

关于
我们是谁
投资者关系
意法半导体可持续发展举措
创新与技术
意法半导体官网
联系我们
联系ST分支机构
寻找销售人员和分销渠道
社区
媒体中心
活动与培训
隐私策略
隐私策略
Cookies管理
行使您的权利
官方最新发布
STM32Cube扩展软件包
意法半导体边缘AI套件
ST - 理想汽车豪华SUV案例
ST意法半导体智能家居案例
STM32 ARM Cortex 32位微控制器
关注我们
st-img 微信公众号
st-img 手机版