我们知道【如果不知道先假设知道】,STM32定时器中的四个带影子特性的寄存器组,每组寄存器分别由 影子寄存器【即实际控制寄存器】和预装寄存器组成。其中,影子寄存器是真正起作用的控制寄存器,用户访问不到它。而预装寄存器是用户访问的为实际影子寄存器准备数据或指令的寄存器。它们分别是: 3 R$ `, a+ {( `, x- o TIMx_PSC 分频寄存器 TIMx_ARR 自动重装载寄存器$ S" Z2 B a% u" t4 | ; x) C$ s5 q5 ^5 ?7 c TIMx_CCR捕捉寄存器 TIMx_RCR 重复计数寄存器[高级定时器有】 $ K2 H- ~) M7 D8 c 其中,ARR、CCR寄存器带预装载使能控制位: " x W0 S: A5 Z" g TIMx_ARR 带预装载使能控制位 ARPE@TIMx_CR1 TIMx_CCR 带预装载使能控制位 OCxPE@TIMx_CCMR" P U& @) L( g5 D $ V" l7 f' b9 A- I5 F! E- A3 O 当相应预装使能位置1时,即开启预装功能时,此时影子寄存器的数据更新必须且只能通过更新事件实现从预装寄存器到影子寄存器的数据拷贝。 5 P' ^5 H6 t- ^/ U 当相应预装使能位置0时,即关闭预装功能时,用户修改预装寄存器的数据后会立即被拷贝进影子寄存器【实际寄存器】。也就是说,此时我们用户操作预装寄存器就相当于访问实际影子寄存器。 1 H8 B; f5 i# v; x+ q5 ~ 另外的PSC、RCR寄存器是不带预装使能控制位的,也就是说,二者的影子寄存器的预装功能始终开启,对于PSC/RCR影子寄存器的数据更新就只能通过更新事件唯一途径实现从预装寄存器到影子寄存器的数据拷贝更新。( G8 x" ]; a) p( g; _. a4 ` " k, f% A0 ~6 n3 v- c- ? 7 Q) f' J3 x! V/ e0 f! e* K 5 V# P2 i! K. Y7 Q- v 那么有哪些操作可以产生更新事件呢?或者有哪些更新事件源呢? 2 o6 C. ?& K! p d% h 这里把更新操作跟更新事件区别开来,以便于概念上的理解。( |1 P' y! K' W& b7 I / i9 E; t3 B3 ?' f4 Z 更新操作是一种动作,是更新事件的源头,即事件源; 更新事件是基于更新操作所导致的后续影响或结果。 可能的更新操作【事件源】有3类:1 `$ ?' [- k8 x0 y) ~5 U @ 1 m: N! F" I2 F! {3 h1 O 1、核心计数器的溢出【上溢或下溢】 8 @% f; t, M0 T. O' r% \ 2、软件复位操作【对UG@TIMX_EGR置位】, `# [5 t1 a. W# b; V2 A& y# m : x2 k% O& W E) h: V9 o 6 T, i+ N& f1 D( v 3、工作在复位模式下的定时器收到触发信号【即复位触发信号】 " @" W. t) O3 P9 ?8 l/ f9 p8 b 【特别提醒,对于高级定时器必须发生RCR+1次溢出动作后才可以产生更新事件。对于通用或基本定时器,每溢出一次就可以产生更新事件。】5 b2 M% A5 Y% L) D ~9 \+ r 3 K2 H9 t, Z7 M) \! P* B( D" Z5 s 那么更新操作何时可以升级为更新事件呢?这里涉及到一个控制寄存器的控制位,UDIS@TIMx_CR1. g* S: R# l, ^ ! m( ^% \+ ^, G* }4 {1 B7 z) l + W7 N$ R7 ~& R0 f 当该控制位UDIS@TIMx_CR1为0时,更新操作升级为更新事件,更新事件会产生如下影响或效果:9 o3 N( e9 u* c/ ^# B( X 7 r' r3 W: _ h: X: r: ~' I5 C $ N% y, b: [5 @( R) T0 @ 1、实现从预装寄存器的数据到影子寄存器的内容拷贝,即完成影子寄存器的内容更新; 1 N4 @, T0 ]- a * i6 [) D+ v3 k% T1 ?: o 2、实现计数器【预分频计数器、核心计数器、重复计数器】的重新初始化; 7 b' r. E: s# ]9 @, W 3、置位状态寄存器的更新中断请求【UIF@TIMx_SR】位,并可以触发定时器更新中断或触发DMA请求;# J8 b1 g4 {+ a% t: \/ C 0 E( O. w6 ^# R# j, Z3 h8 {" Y) G 当该控制位UDIS@TIMx_CR1为1时,更新操作不能升级为更新事件,其相应的结果或影响:/ ~2 p3 B0 G/ [1 y6 U 8 h5 B- m/ L) a5 ~1 C3 `. g3 g# \ 仅限于计数器的重新初始化,影子寄存器不做内容更新;- P& q. V) I5 B ' K4 K+ [0 M7 l, V 无更新标志的置位,不触发中断或DMA请求 ' E: ^8 {- h' l4 h: _9 A . [9 R \$ W/ E0 b- g+ g 那么发生更新操作时计数器的重新初始化具体是指什么呢? 7 v) n4 X; s3 d$ ]3 b% }0 A ?4 {9 Q. t6 \( Y. ] 1、分频计数器重装为0,然后重新开始计数;" ^2 g8 ?: Z4 @& `! [$ v" D - D& g6 W9 s. d$ S 9 t3 f+ P2 s% T; U5 C) ] 2、重复计数器重装为RCR寄存器里的值,然后重新递减计数; + F3 K/ e6 a4 q/ E m/ {: T, |. Q 3、核心计数器的初始化由计数模式来定,如果是向上计数或中心对齐计数模式,CNT归0;如果是向下计数器模式,CNT重装为ARR,然后重新向下计数;' l L$ H" y3 K% o9 C 发生更新事件时,影子寄存器的更新与计数器的重装有先后顺序吗?. L4 [! t& M% X# B! _ " n* |, ^4 m6 o8 P% F9 U 有!影子寄存器【ARR/CCR….】的更新操作在前,计数器的重装操作在后!+ w/ _# S4 z5 L4 Q - S! z: z$ J( X$ x% ~ 1 ?4 [" C% P. G& Y- F 因为这样可以保障计数器的重装值使用更新过的数据。该个细节要特别注意!3 m5 p# @4 i- f6 ^/ b " x9 w: q' k" |1 h) C( d2 l 最后,不妨做个基于更新事件的案例分享:) F' M) q* k& g, }7 _4 g2 M, f5 l % V# b6 d% q& ~+ N$ g 问题描述:TIMER初始化阶段,经常有人反馈,不管定时器周期的长短,只要一使能更新中断,就立即进中断服务程序?令人不解,往往给开发带来些困扰,原因可能是什么?如何解决? 我们知道,定时器应用的初始化时,往往需要对有关时基寄存器进行些基本的数据赋值。比方对ARR/PSC/RCR这些寄存器赋予初始值。结合前面的介绍,这些寄存器都是些带预装功能的寄存器,我们用户操作的寄存器都是预装寄存器,还不是实际起作用的影子寄存器。 0 g1 M" {) q$ C% A 对于ARR寄存器倒还好,因为芯片复位后默认状态下,ARR寄存器的预装功能是关闭的【CCR寄存器的预装载功能默认条件下也是关闭的】,那么我们用户给ARR赋值就相当于给其实际影子寄存器赋值了。% o# U" |) h9 C; r) ~8 t - y, q4 w" Q* o& `) j1 [% B6 Z : m- G* ]( E* H4 c# H) P 但PSC/RCR寄存器是不带预装控制位的,前面也说了,它们两个的影子寄存器的更新必须借助于更新事件。所以,在定时器的时基参数的初始化代码里,为了让用户写进预寄存器的数据生效,就用到了上面提到过的软件复位操作,即对UG@TIMx_EGR进行置位而产生更新事件,从而完成影子寄存器的数据更新。+ a* W$ g: x, I7 v, w" C1 r 9 s1 @; r5 G4 F4 B ~* t 5 A$ O4 d- j) \ j9 N! L 在STM32标准库里的TIM_TimeBaseInit( )函数里都有如下代码: , T6 ~! g+ u5 d5 K ! @. H5 G5 n0 m, | TIMx->EGR =TIM_PSCReloadMode_Immediate; 8 ^' h0 q# S: J9 N. n7 y# d 在Cube库里的HAL_TIM_Base_Init( )函数里的函数有如下代码:# t" c$ `0 v& p* @( F2 { ! a& m& R# G, b& ~2 T TIMx->EGR = TIM_EGR_UG; % s( _8 I* f5 M8 j; C+ E( \$ _ 3 o/ w$ p# w& ~( r 结合前面的介绍,这两行代码使用的软件更新操作产发了更新事件,但它不仅仅实现了影子寄存器的数据更新,同时呢,还置位了状态寄存器的更新中断请求标志位UIF@TIMx_SR。那么,如果在这之后,我们使能定时器更新中断的话,进入更新中断服务程序就再自然不过了。为了规避这个问题,我们在时基参数初始化完成之后、使能定时器更新中断之前,可以先做更新中断标志的清除操作。 : l, ]* V% f; r7 j- `. C# q' n5 U 基于这个案例,我们可以对定时器的影子特性以及不同影子寄存器的预装特性差异有进一步的了解。总的来讲,STM32定时器的寄存器预装载特性也是其一特色,定时器的更新事件也是个非常重要的事件,更新事件本身及相关中断或DMA功能也是STM32开发应用中常用的工具。, o: o* C& B) R) ?6 a 4 q" d1 g" M0 {6 Y" Y: _ |