
请问下各位大佬,stm32的外部中断(下降沿或者上升沿触发)能够采样到的边沿是否有具体要求,我在spec里面只看到说能采样到比主频短的脉冲,但是对边沿的时间没有具体的表述,比如能采到多快的下降沿?或者说外部中断的采样机制是电平采样,再GPIO CLK的边沿对电平采样来判断边沿是否变化? 再F1的手册里面看到有要求,但是在G0里面没看到 |
板载STLinkV3无法使用
STM32N6570-DK 的STLINK口不能识别出STLINK
关于三轴陀螺仪 I3G4250D
STM32MP135无法用NFS开机挂载文件系统启动,报错root '/dev/nfs' doesn't exist
STM32CubeMX 配置STM32G070RBT6TR时无法使能PVD中断
STM32G070RBT6TR STM32CubeMX ADC配置后使用的是内部参考电压且零点的读数太大了
有提供 stm32h747 系列的 驱动 ek79007 mipi 的例程吗 ?
测评在哪里发?
如何鉴别芯片的进口版本和国产版本
使用stm32F407连接PHY芯片进行以太网通讯,一插网线就会进入错误中断。
不过这个芯片主频最大64M,那么检测的频率也不应该再快多少,否则速率也跟不上,实际应用没有什么意义了。
好吧,谢谢大佬
大佬,想再请教一个问题,这颗芯片主频64M的,理论上采一个间隔4ms,脉冲宽度40ns的脉冲是没问题的吧?
我的理解是GPIO的clk频率是APB时钟的频率,40ns是2个时钟周期以上,理论上应该能够采到