
看了编程手册关于MPU的使用仍然一头雾水,还是不知道如何配置MPU中的tex,C,B,S位
|
TOF传感器(VL53L5),无法得到data ready
在CUBEMX生成的STM32F407VET6的I2S主机接收模式与I2S主机发送模式能正常运行,如何进行动态调整或者如何实现主机全双工?
STM32F407 多机RS485串口通讯+地址位唤醒+DMA空闲线接收,无法进入中断服务程序。
设置RDP等级为2的同时,有什么办法可以确保后续还能够烧录程序
STM32F407VET6 I2S 采用DMA传输问题
有STM32F4倒车雷达响应例程吗?
STM32F429I倒车雷达响应
STM32多通道FFT运算异常
在其他电脑上编译成功没有错误并且能够烧录,换了电脑之后编译出现一堆错误,并且不能烧录程序
SD卡初始化第一次初始化后再次初始化时会失败。
本质上讲,类似资料都来自于ARM公司,如果可能,尽量到ARM网站搜索相关资料。
这里推荐下载ARM V7-M架构参考手册,里面有较为详细的介绍。其中有个表格
B3-13 有罗列 TEX/C/B的配置与相关存储属性的对应关系。
比方 TEX=000,C=0,B=0, Device memory type, sharable.
这里C 对应是否可以使用Cache,B是否支持Bufferabe,这个bufferable不太好理解,
ARM手册上也没做太多介绍。可以简单地大致理解为是否支持写操作时仍然运行代码。
若要深入理解它,可能需要阅读相关AXI协议、甚至指令系统。
一把来讲,strongly ordered Memory 不支持Cache,不支持bufferable, 默认共享。
Device memory 不支持Cache,但可以支持bufferable, 共享特性可配置。
Normal memory 支持Cacheable,bufferable,Sharable,均可配置。
ST公司提供的F7 H7系列的cube库文件里有不少例程可以参考,看看别人对于不同的
存储区,尤其外扩存储区怎么做存储类型的界定和属性配置的,去体会体会,找找感觉。
ST在这方面的资料,除了你提到的编程手册外,还有两个应用笔记AN4838 AN4839可以阅读。
谢谢指点!!!