你的浏览器版本过低,可能导致网站不能正常访问!
为了你能正常使用网站功能,请使用这些浏览器。

掉电保持中断问题

[复制链接]
小锁 提问时间:2023-7-10 13:48 / 未解决

用STM32F205VET6设计的电路,在外部电源3.3V掉电到2.9V,能被识别到,并且进入中断,但是换成STM32F407VGT6 就进不了中断,这两颗,在掉电保持功能的外围设计或者程序设计需要注意什么吗

收藏 评论2 发布时间:2023-7-10 13:48

举报

2个回答
butterflyspring 回答时间:2023-7-10 14:18:59
楼主说的是PVD(Programmable voltage detector)功能还是外部中断检测功能。
1.如果是外部中断功能,可以验证使得VDD电压低于2.9V试试看就知道了。
2.如果是PVD功能,参考库中例程,调整VDD电压也可以实验出来的。
STM32Cube_FW_F4_V1.25.2\Projects\STM324xG_EVAL\Examples\PWR\PWR_PVD
3. 楼主的应用要注意:VDD的掉电速度,如果掉电太快了,低于1.8v最低工作电压,那么芯片不正常工作是一定的。
xmshao 回答时间:2023-7-11 11:49:44
我将F2 F4的这两个地方比较了下,手册描述的功能和寄存器定义以及中断号都一模一样的。


这里提醒你的是,保证F4系列芯片的确完全工作正常了,电源方面、尤其那个VCAP脚都处理好了。


再就是检查PVD功能的使能及相关中断的配置等。


剩下就是电源、应用电路上的差异了。当然你完全可以基于别的阈值做验证测试。
关于意法半导体
我们是谁
投资者关系
意法半导体可持续发展举措
创新和工艺
招聘信息
联系我们
联系ST分支机构
寻找销售人员和分销渠道
社区
媒体中心
活动与培训
隐私策略
隐私策略
Cookies管理
行使您的权利
关注我们
st-img 微信公众号
st-img 手机版