|
请教一个问题,PLL_RDY与那个信号或者寄存器是关联的,PLL_RDY信号只与PLL_ON状态有关吗? |
有没有大佬知道这个电路输出为什么只有1V多?按数据手册接的,设置外部输出,输出值也不对
有没有大佬有1602的HAL库驱动
stm32 spi从机实现bissc通信(在线等)
stm32 定时器外部时钟1的TI1FP1及TI2FP2的设置问题
STM32F1定时器中触发信号TRC的来源及选择配置是怎么样的
输入捕获测频率返回异常?
STM32F103 bug
怎么将keil工程更换为vscode工具链?
HAL_UART_Receive_IT不管设置size是多少,我串口一次性发4个字符,最后保存在buffer的也只有一个元素
Error in final launch sequence: Failed to execute MI command: target remote localhost:61234
微信公众号
手机版
[md]这个地方我测试的结果是,PLL关闭后RDY位才会被硬件自动清零。如果说只是半途断掉其时钟源,该位似乎还是保持原来就绪状态。 当然,对于PLL的修改,我们一定是先关闭PLL然后修改才会生效。
谢谢回答, VDDA电源稳定,时钟源HSE或者HSI。我想了解一下PLL-RDY信号检测的逻辑,是PLL信号消失后RDY信号也会消失,还是说输入源的信号消失才会出现RDY信号检测不到,此时PLL_RDY被置低
产品手册上说这个标志是表明锁相环已经锁定的标志,由硬件置位。也就是说锁相环时钟已经就绪了,可以使用了。对应用层来说足够了。
至于如何检测和设定的,这个是电路(微电子)设计的内容,一般来说对用户不会详细描述的。