你的浏览器版本过低,可能导致网站不能正常访问!
为了你能正常使用网站功能,请使用这些浏览器。

STM32F1 PLL失锁问题

[复制链接]
1028213292 提问时间:2022-5-7 16:35 / 已解决

请教一个问题,PLL_RDY与那个信号或者寄存器是关联的,PLL_RDY信号只与PLL_ON状态有关吗?

收藏 评论4 发布时间:2022-5-7 16:35

举报

4个回答
xmshao 最优答案 回答时间:2022-5-9 12:04:45

1028213292 发表于 2022-5-7 17:49
谢谢回答, VDDA电源稳定,时钟源HSE或者HSI。我想了解一下PLL-RDY信号检测的逻辑,是PLL信号消失后R ...

[md]这个地方我测试的结果是,PLL关闭后RDY位才会被硬件自动清零。如果说只是半途断掉其时钟源,该位似乎还是保持原来就绪状态。 当然,对于PLL的修改,我们一定是先关闭PLL然后修改才会生效。

xmshao 回答时间:2022-5-7 17:23:56
不知你目前使用的时钟源是哪个,建议你先选用HSI作为PLL的时钟源,然后你重点检查下芯片供电,尤其VDDA部分。
1028213292 回答时间:2022-5-7 17:49:14

xmshao 发表于 2022-5-7 17:23
不知你目前使用的时钟源是哪个,建议你先选用HSI作为PLL的时钟源,然后你重点检查下芯片供电,尤其VDDA部分 ...

谢谢回答, VDDA电源稳定,时钟源HSE或者HSI。我想了解一下PLL-RDY信号检测的逻辑,是PLL信号消失后RDY信号也会消失,还是说输入源的信号消失才会出现RDY信号检测不到,此时PLL_RDY被置低

butterflyspring 回答时间:2022-5-9 10:36:07

产品手册上说这个标志是表明锁相环已经锁定的标志,由硬件置位。也就是说锁相环时钟已经就绪了,可以使用了。对应用层来说足够了。STM32F1PLLRDY.png

至于如何检测和设定的,这个是电路(微电子)设计的内容,一般来说对用户不会详细描述的。

所属标签

相似问题

官网相关资源

关于
我们是谁
投资者关系
意法半导体可持续发展举措
创新与技术
意法半导体官网
联系我们
联系ST分支机构
寻找销售人员和分销渠道
社区
媒体中心
活动与培训
隐私策略
隐私策略
Cookies管理
行使您的权利
官方最新发布
STM32N6 AI生态系统
STM32MCU,MPU高性能GUI
ST ACEPACK电源模块
意法半导体生物传感器
STM32Cube扩展软件包
关注我们
st-img 微信公众号
st-img 手机版