
使用STM32H730VBT6这款芯片时,发现ADC管脚会受到OctoSPI的影响。 ADC的管脚如下: PA0~PA7、 PC0、PC1、PC4、PC5 OctoSPI的管脚如下: PE2 、PB2、PD13、PC9、PC10、PB10 而且试过断开OctoSPI的管脚,如果不断发报文仍然会对ADC的小信号精度有一定影响,大概在0.3%左右。应该是内部设计上的干扰,和外围走线影响关联不大。而且还有一个现象,OctoSPI的频率越高,影响越大。 请问一下原厂,是否芯片内部有走线上的干扰?如果有,会有哪些管脚需要避开? |
cubemx导入模型后找不到keil找不到工程内的模型的相关文件
STM32H750使用FMC
STM32L433VCT6 进入STOP模式2之后,功耗依然和正常运行模式没有差别,请教大神
cubemx导入模型后找不到keil找不到工程内的模型的相关文件
我想实现三对移相PWM(占空比为50%)输出,前两对是互补输出,用了TIM1的CH1/CH1N和CH2/CH2N。第三对用了TIM1的CH3和TIM8的CH2,类似于互补输出。需要以TIM1的CH1/CH1N为参考,其余两对怎样实现占空比不变,相移可调呢?另外TIM8的CH1和CH3的PWM需要输出高电平
STM32H723 TIM1输出三相50%的占空比,TIM_CH3的输出上升沿略比TIM_CH1和TIM_CH2超前,这是哪里配置有问题吗
stm32F723ZET6使用ADC捕获正弦波,adc采样频率过高导致主函数无法运行,要怎么优化?
stm32h7 用pb3、pb4、pb5、pa15做spi3后,mx组态时debug里选择serial wire,程序里加了禁用jtag,spi3口不能工作
MCSDK不能启动电机?
ADC差分采样
我对你的测试结果有点疑问。想问问你们的电路板布线有没有可能影响了ADC采集?
我们也是怕电路板有影响,后来把管脚外围的布板线割掉后还是有这个现象,所以才怀疑是不是芯片内部的干扰。
尽量保持供电稳定,采样脚远离时钟源或高速信号线;
如果可能的话,GPIO的输出速率选择尽可能低点;
可能的话,ADC采样跟你目前的SPI通信在时间上错开下;
从厂家勘误手册上也没看到相关描述。
考虑是不是电源稳定性?曾经有小伙伴遇到地线的电平受到影响导致ADC有变化,从这个角度查查看。