
请问下各位大佬,stm32的外部中断(下降沿或者上升沿触发)能够采样到的边沿是否有具体要求,我在spec里面只看到说能采样到比主频短的脉冲,但是对边沿的时间没有具体的表述,比如能采到多快的下降沿?或者说外部中断的采样机制是电平采样,再GPIO CLK的边沿对电平采样来判断边沿是否变化? 再F1的手册里面看到有要求,但是在G0里面没看到 |
STM32G070 I2C主机只发送设备地址读测试是否产生stop位
STM32G030K6Tx使用ADC+DMA进行6通道ADC采集,DMA传输错位问题。
请问如何在下载程序时保护flash中的用户数据不被覆盖?
STM32G474VET6如何配置HRTIM的中心对齐模式
板载stlink无法连接到设备
stm32g431rbt怎么显示汉字
stm32h725
为什么NucleoH7上电正常但无法烧录?连接状态一直为绿光红光交替闪烁,如何让他绿灯常亮?
夜深了,睡不着
晚上好啊,兄弟们
不过这个芯片主频最大64M,那么检测的频率也不应该再快多少,否则速率也跟不上,实际应用没有什么意义了。
好吧,谢谢大佬
大佬,想再请教一个问题,这颗芯片主频64M的,理论上采一个间隔4ms,脉冲宽度40ns的脉冲是没问题的吧?
我的理解是GPIO的clk频率是APB时钟的频率,40ns是2个时钟周期以上,理论上应该能够采到