
芯片型号是STM32H743II。 按照RM0433 Rev8 990页中的描述,当ADC配置为双重模式(交替模式或者规则同步模式),DAMDF=0b11时,每产生一个DMA请求,就会以半字的形式传输表示两个ADC转换数据项的两个字节。 紧接着一段话又说当有4个新的8位值可用时,会发出新的DMA请求。并且给的示例中也是4个数据项产生一个DMA请求(在这里ADC_CDR寄存器)。 但是我在测试时发现,是两个字节就会产生DMA请求,也就是说ADC_CDR寄存器只有低16位有数据,高16位是没有数据的。 所以想请教一下大佬们,手册中的说法是否矛盾,我的测试现象是否正确? |
stm32Cube Visual studio code 如何设置STM32H7的下载算法
请教下关于 stm32h7x5,7x7 系列双核 dsi ltdc 显示驱动的时钟频率配置 ?
请教SPI用LL读取的问题
STM32H743 LAN8720 CUBEMX配置lwIP无法ping通,分配pbuf失败
STM32H750VBT6 + W5500 + 激光雷达点云
STM32H750XBH6的外置SDRAM相关问题
FW_H7 V1.12.1-HAL库DMA双缓冲配置
STM32H743vit6无法连接
X-CUBE-AZRTOS-H7
利用stm32f412 的SPI 的DMA 模式读取外部ADC数据如何提高效率
结合你、我的测试,初步认为,在DAMDF=0b11时,文档中提到的“when 4 new 8-bit values are available”应该是有问题的。
实际情况是每次DMA请求传输两个8位的ADC转换结果,而不是等待4个新的8位值,使用的是CDR寄存器的低半字。
而且这个结果也是可以理解的。