![shequ.stmicroelectronics.cn](./template/st_v1/static/img/logo2.png)
STM32U575 LPBAM如何实现不唤醒连续读取IIC数据?
STM32U5退出stop2模式后进入HardFault_Handler
STM32U575 LPBAM中 ADC+DMA 搬运数据能否DMA触发退出?
STM32U5 PB3作外部下降沿中断,中断进不去
FOTA加密传输,采用trustzone, 哪款芯片比较适合?STM32H5和STM32U5在trustzone上有哪些不同?
STM32U575 flash 写入失败
STM32U575 串口接收+GPDMA 波特率不匹配导致失败
STM32U575 LPBAM中I2C的Sequence Number如何理解
STM32U5A9NJH6Q使用160Mhz HSPI读取外部PSRAM失败
touchGFX初始化卡住
SRAM4只能作为LPDMA可以访问的存储区。
这就不难理解在低功耗自主模式时,内存buffer会安排到SRAM4.
至于正常模式下且不使用LPDMA的话,其它SRAM1、2、3、5、6可以自行安排的。
另外,我看库例程里有关UART应用、ADC应用时,都默认使用的SRAM1.
我之前使用STM32U5系列自行配置于正常模式下也做了些测试,也未刻意要使用SRAM4。