|
您好! 我在使用STM32G474RE时,出现“异常”现象 。STM32CubeMx上面的例程:TIM——CascadeSynchro.ioc 。这个例程里面T3对T2做了分频处理。T2的预分频数为256(255+1);T3的预分频数为4(3+1). 此时T3的输出频率只有T2的1/4; 如果把T2,T3的时钟源全部更改为内部时钟。按照常规理解,T3被T2触发,但是T2,T3的时钟都是内部时钟,这个时候T3的频率应该为T2的64倍(256/4) ;但是实际依旧为T2的1/4 ; 只有将Slavemode 更改为Triger或Triger+Reset ,才能输出我们期望的频率(T3为T2的64倍)。请告知为什么?即在Gate或Gate+Reset时时钟不是内部时钟。 我的联系方式:13817335946(手机+微信),zxd96424134@126.com |
请问 使用MC SDK6.4版本,芯片选的时STM32G431CBUx系列,再配置电流采样时候,选择片内运放,外部增益网络,为啥会报错呀
定时器输出PWM控制电机的问题
求simulink开发STM32的支持包离线版本
stm32u575 gpdma burst length=1 配置其他数值不工作
stm32 can偶现导致其他设备发送数据异常
TIM 单脉冲输出后的电平如何设置?
MCSDK6.4开环能转,速度环一动不动
用mcsdk6.4工具使用ElectronicSpeedControl_ESC-G4生成的代码编译没错误但是开机就卡死怎么解决?
STM32F103C8T6是否支持TIM3的PWM边沿触发AD采集
FDCAN复用在了BOOT0上了,会不会有影响
微信公众号
手机版
The TIM2 counter clock is 170 MHz.
The Master Timer TIM2 is running at:
TIM2 frequency = TIM2 counter clock / (TIM2_Period + 1) = 665.5 KHz and
a the duty cycle equal to: TIM2_CCR1/(TIM2_ARR + 1) = 25%
The TIM3 is running at:
(TIM2 frequency)/ (TIM3 period +1) = 166.6 KHz and
a duty cycle equal to TIM3_CCR1/(TIM3_ARR + 1) = 25%
The TIM4 is running at:
(TIM3 frequency)/ (TIM4 period +1) = 41.65 KHz and
a duty cycle equal to TIM4_CCR1/(TIM4_ARR + 1) = 25%